·¡Æ¼½º, »õ·Î¿î Lattice Avant FPGA Ç÷§Æû ¾÷°è ¼±µµÀûÀÎ Àü·Â È¿À²·¼ÒÇü Æû ÆÑÅÍ·°í¼º´É Á¦°ø ÀúÀü·Â ÇÁ·Î±×·¡¸Óºí ¼Ö·ç¼Ç ¼±µµ ±â¾÷ÀÎ ·¡Æ¼½º ¹ÝµµÃ¼(³ª½º´Ú Á¾¸ñ ±âÈ£: LSCC)°¡ ȸ»çÀÇ Àü·Â È¿À²ÀûÀÎ ¾ÆÅ°ÅØó, ÀÛÀº Å©±â, ¼º´É ¸®´õ½ÊÀ» ¹Ìµå·¹ÀÎÁö FPGA·Î À̾±â À§ÇÑ »õ FPGA Ç÷§Æû Lattice Avant™¸¦ ¹ßÇ¥Çß´Ù. Lattice Avant´Â ·¡Æ¼½º°¡ Åë½Å, ÄÄÇ»ÆÃ, »ê¾÷ ¹× ÀÚµ¿Â÷ ½ÃÀå¿¡¼ º¸´Ù È®ÀåµÈ °í°´ ¾ÖÇø®ÄÉÀÌ¼Ç ¼¼Æ®¿¡ ´ëÀÀÇÒ ¼ö ÀÖµµ·Ï µ¿±Þ ÃÖ°íÀÇ Àü·Â È¿À²°ú ÷´Ü ¿¬°á¼º, ÃÖÀûÈµÈ ÄÄÇ»Æà ¼º´ÉÀ» Á¦°øÇÑ´Ù. Lattice Avant´Â ±â¼ú ¿¬°á¼º ¹× ÀÎÅÚ¸®Àü½º¿¡ ´ëÇÑ ¼ö¿ä Áõ°¡, °¥¼ö·Ï °¡ÁߵǴ Çõ½Å¿¡ ´ëÇÑ ¾Ð¹Ú, ½Ã½ºÅÛ ¹× ¾ÖÇø®ÄÉÀÌ¼Ç ¼³°èÀÇ È¿À²¼º°ú À¯¿¬¼º¿¡ ´ëÇÑ ¿ä±¸ µî°ú °ü·ÃÇÑ Áß¿äÇÑ »ê¾÷ °úÁ¦¸¦ ½Ã½ºÅÛ ¹× ¾ÖÇø®ÄÉÀÌ¼Ç °³¹ßÀÚ°¡ ÇØ°áÇϵµ·Ï Áö¿øÇÑ´Ù. Àü·Â ¼Ò¸ð¸¦ ÃÖÀûÈÇϵµ·Ï ÇÁ·Î±×·¡¹Ö °¡´ÉÇÑ Æк긯, µ¿±Þ ÃÖ°íÀÇ ÃÑ ´ë¿ªÆø, ÀûÀÀÇü Çϵå¿þ¾î °¡¼Ó±â, ´õ¿í È®ÀåµÈ ¾ÖÇø®ÄÉÀÌ¼Ç Áö¿ø ´É·ÂÀ» µÎ·ç °®Ãá Lattice Avant´Â óÀ½ºÎÅÍ ÀúÀü·Â FPGA ¸®´õ½ÊÀ» À§ÇØ ¼³°èµÆ´Ù.
¡ãÀü·Â È¿À²¼º- µ¿±Þ °æÀï µð¹ÙÀ̽ºº¸´Ù Àü·Â ¼Ò¸ð°¡ ÃÖ´ë 2.5¹è ´õ Àû¾î ½Ã½ºÅÛ ¹× ¾ÖÇø®ÄÉÀÌ¼Ç ¿£Áö´Ï¾î´Â Àü·Â ¹× ¿ ¼³°è È¿À²À» ³ôÀÌ°í, ¿î¿ëºñ¸¦ °³¼±ÇÏ¸ç ½Å·Ú¼ºÀ» °ÈÇÒ ¼ö ÀÖ´Ù. ¡ã¼º´É-µ¿±ÞÀÇ °æÀï µð¹ÙÀ̽ºº¸´Ù ³·Àº Àü·ÂÀ¸·Î ÃÖ´ë 2¹è ´õ ºü¸¥ ¾²·çDzÀ» ´Þ¼ºÇÔÀ¸·Î½á ´ë¿ªÆøÀ» ´Ã¸®°í ¸µÅ©, ½Ã½ºÅÛ ºñ¿ë ¹× Å©±â¸¦ ÁÙÀÌ´Â µ¿½Ã¿¡ µ¥ÀÌÅÍ °æ·Î ¾ÖÇø®ÄÉÀ̼ÇÀ» Áö¿øÇÑ´Ù. ¡ãÆû ÆÑÅÍ- µ¿±ÞÀÇ °æÀï µð¹ÙÀ̽ºº¸´Ù ÆÐÅ°Áö Å©±â°¡ ÃÖ´ë 6¹è ´õ ÀÛ¾Æ Å©±â È¿À²ÀûÀ¸·Î ½Ã½ºÅÛÀ» ¼³°èÇÒ ¼ö ÀÖ´Ù. ¡ã¿¬°á¼º-±¸¼ºÇÒ ¼ö ÀÖ´Â ÃÖ´ë 25GbpsÀÇ SERDES, PCIe¨ÞGen 4¿¡ ´ëÇÑ °ÈµÈ Áö¿ø, °í¼º´É I/O, ±×¸®°í LPDDR4 ¹× DDR5¸¦ Æ÷ÇÔÇÑ °í¼Ó ¸Þ¸ð¸® ÀÎÅÍÆäÀ̽º¸¦ Áö¿øÇÑ´Ù. ¡ã¼ÒÇÁÆ®¿þ¾î Áö¿ø-·¡Æ¼½ºÀÇ ¾ÖÇø®ÄÉÀ̼Ǻ° ¼Ö·ç¼Ç ½ºÅà Æ÷Æ®Æú¸®¿À ¿Ü¿¡ »ç¿ëÇϱ⠽¬¿î ¼³°è µµ±¸, ·¹ÆÛ·±½º µðÀÚÀÎ ¹× SDK, ±¤¹üÀ§ÇÑ IP Æ÷Æ®Æú¸®¿À¸¦ Æ÷ÇÔÇÑ ±âÁ¸ÀÇ Ä£¼÷ÇÑ ·¡Æ¼½º ¼ÒÇÁÆ®¿þ¾î ¼Ö·ç¼ÇÀ» Áö¿øÇÔÀ¸·Î½á °í°´ÀÌ º¸´Ù È¿À²ÀûÀÎ ¼³°è °³¹ßÀ» ´Þ¼ºÇÏ°í Á¦Ç° Ãâ½Ã¸¦ ´õ¿í ¾Õ´ç±æ ¼ö ÀÖ°Ô ÇÑ´Ù.
·¡Æ¼½º 02-2054-8610
<Energy News>
|
|